存算一体芯片将在垂直细分领域迎来规模化商用。
存算一体旨在计算单元与存储单元融合,在实现数据存储的同时直接进行计算,以消除数据搬移带来的开销,极大提升运算效率,以实现计算存储的高效节能。
存算一体非常符合高访存、高并行的人工智能场景计算需求。
在产业和投资的驱动下,基于sra,dra,fsh存储介质的产品进入验证期,将优先在低功耗、小算力的端侧如智能家居、可穿戴设备、泛机器人、智能安防等计算场景落地。
未来,随着存算一体芯片在云端推理大算力场景落地,或将带来计算架构的变革。
它推动传统的以计算为中心的架构向以数据为中心的架构演进,并对云计算、人工智能、物联网等产业发展带来积极影响。
着ai在各领域的应用逐渐广泛,以深度学习为代表的神经网络算法需要系统高效处理海量的非结构化数据,例如文本、视频、图像、语音等。
而传统冯·诺依曼体系下运行的计算机通常包括存储单元和计算单元两部分,数据需要在处理器与存储器之间进行频繁迁移,如果内存的传输速度跟不上cpu的性能,就会导致计算能力受到限制,出现“内存墙”
“功耗强”
。
这就对芯片的并行运算、低延迟、带宽提出了更高的要求。
近年来,产业界领军企业在存算一体的前沿技术研究上持续发力。
三星在顶级学术期刊nature上发表了全球首个基于ra(磁性随机存储器)的存内计算研究;台积电在iss上合作发表了六篇关于存内计算存储器ip的论文,大力推进基建rera的存内计算方案;sk海力士则发表了基于gddr接口的dra存内计算研究。
学术界和产业界普遍认为存算一体有望成为突破算力性能和功耗瓶颈的技术方向之一。
特别是在大规模并行计算场景中,例如vrar、无人驾驶、天文数据计算、遥感影像数据分析等,存算一体芯片具备高带宽、低功耗的显着优势。
微观上,算力是一个具体的技术指标。
算的快(高吞吐、低延迟)、算的准(高精准度)、算的省(低成本、低功耗)是对算力的基本要求。
存算一体是从微观层面进行架构的优化,面临存储器设计和生产工艺的挑战,需要整个产业链的参与支持。
请关闭浏览器阅读模式后查看本章节,否则将出现无法翻页或章节内容丢失等现象。